Erst mal Hallo,Leute habe da einige Probleme mit ein paar Fragen.
5.Erläutern Sie kurz den wesentlichen Unterschied zwischen CPLD und FPGA.
8.An Schaltkreisen,die Register enthalten,messen Sie die in Abbildung HA.1 gezeigten Signalfolgen.Welcher der Schaltkreise (a oder b) enthält ein D-Flipflop-Register,welcher ein Latch-Register? (Kurze Begründung.)
12.Am Eingang einer Schaltung (Abbildung HA.4) liegt eine Impulsfolge in Rz-Darstellung an.Die Schaltung wandelt die Impulse in NRZ-Darstellung (Umschaltung jeweils mit der Taktvorderflanke). Welche Ausgangs-Impulsfolge erwarten Sie? (Darstellung in idealisierter Form auf der vorgezeichneten dünnen Linie.)
Hat hier jemand vileicht eine Skizze,weil ich nicht genau weiß wie ich es einzeichnen muss.
Ich Danke euch im vorraus.
Falls ihr mir eine mail schickt hier meine mail adresse hbrinck@aol.com