Autor Thema: Lehrbrief 6 Ausgabe 2.1 Frage 7  (Gelesen 1923 mal)

0 Mitglieder und 1 Gast betrachten dieses Thema.

Offline Espresso

  • Full Member
  • **
  • Beiträge: 158
  • Bewertung der Beiträge: 0
  • Geschlecht: Männlich
    • Profil anzeigen
Lehrbrief 6 Ausgabe 2.1 Frage 7
« am: Februar 02, 2008, 12:57:32 »
hallo, die Frage lautet -
Ein Prozessor hat einen internen Cache mit Einträgen ( Cache Lines) von 32 Bytes. Wie sieht die integrale Adresse eines solchen Eintrages aus?

So und jetzt auf Hochdeutsch bitte. Keine Ahnung.
Kann mir jemand sagen wo ich das nochmal lesen kann bzw. welche Seite. Um einen kleinen Hinweis bin ich auch dankbar.

Grüße
Espresso
Wer rund geboren wird kann nicht quadratisch Sterben.

Offline Nagel79

  • Full Member
  • **
  • Beiträge: 171
  • Bewertung der Beiträge: 1
  • Geschlecht: Männlich
    • Profil anzeigen
Re: Lehrbrief 6 Ausgabe 2.1 Frage 7
« Antwort #1 am: Februar 02, 2008, 14:10:18 »
Die Adresse muss durch 32 Teilbar sein, d.h. die niedrigsten Adressbits sind 0

Gruß
Jens

Offline Susanne

  • Global Moderator
  • Hero Member
  • *****
  • Beiträge: 1475
  • Bewertung der Beiträge: 30
  • Geschlecht: Weiblich
    • Profil anzeigen
Re: Lehrbrief 6 Ausgabe 2.1 Frage 7
« Antwort #2 am: Februar 03, 2008, 14:09:23 »
Hi Espresso,

die integrale Adresse wird im BH ab S.95 erklärt.
Seite 96 oben ist eine Tabelle.....
Seite 95 Mitte Wir merken uns.....2 hoch n Bytes....durch 2 hoch n teilbar....n niedrigstwertige Adreßbits.....
Beispiel: 8 Bytes: ld 8 = 3 (2x2x2=8, also die 2 wurde dreimal malgenommen, damit 8 rauskommt) -> drei niedrigsten Adreßbits (0,1,2) sind mit Nullen belegt.
Diese Aufgabe: 32 Bytes: wie oft muß man die 2 malnehmen, damit 32 rauskommt. Das ist dann n = Anzahl der niedrigsten Adreßbits (0 bis (n-1)). Bei Jens Antwort fehlt genau diese Zahl.

Gruß Susanne
Carpe diem, denn es könnte der letzte sein, an dem du deine Träume verwirklichen kannst.